微比恩 > 信息聚合 > 高通骁龙 W5 / W5+ Gen 1 手表芯片曝光:采用 4nm / 22nm 工艺,大小核架构设计

高通骁龙 W5 / W5+ Gen 1 手表芯片曝光:采用 4nm / 22nm 工艺,大小核架构设计

2022-07-19 23:41:38来源: IT之家

IT之家 7 月 19 日消息,今天,爆料人士 @evleaks 曝光了即将发布的高通骁龙 W5 / W5+ Gen 1 手表可穿戴芯片,没有采用 Wear 5100 芯片的名称。骁龙 W5+ Gen 1 芯片采用了 4nm 工艺,协处理器采用了 22nm,CPU 采用 4xA53+1xM55 250MHz 大小核设计,GPU 采用 A702 1GHz+2.5D 设计,支持 1x 16 LPDDR4 2133MHz 内存,支持蓝牙 5.3,QHS,支持音频、Wi-Fi、GNSS 导航定位低功率岛设计,支持深度睡眠、休眠等模式。骁龙 W5 / W5+ Gen 1 芯片将支持 Google Wear OS、Android 系统和 RTOS 系统等操作。微博博主 @数码闲聊站 称,高配版主 SoC+PMIC 封装有 22nm-QCC5100,各种降功耗。预计 OPPO Watch 3 系列将采用骁龙 W5 / W5+ Gen 1 手表

关注公众号
标签: 设计